<?xml version="1.0" encoding="UTF-8" standalone="yes"?><add><doc><field name="objectKind">mycoreobject</field><field name="id">rosdok_disshab_0000001795</field><field name="returnId">rosdok_disshab_0000001795</field><field name="objectProject">rosdok</field><field name="objectType">disshab</field><field name="link">rosdok_derivate_0000037964</field><field name="modified">2023-08-08T10:08:20.997Z</field><field name="created">2017-10-26T09:33:53.397Z</field><field name="modifiedby">administrator</field><field name="createdby">editorD</field><field name="state">published</field><field name="derCount">1</field><field name="derivates">rosdok_derivate_0000037964</field><field name="worldReadable">true</field><field name="worldReadableComplete">true</field><field name="category">derivate_types:fulltext</field><field name="allMeta">Volltext</field><field name="allMeta">fulltext</field><field name="allMeta">wf_edit_epub wf_register_epub</field><field name="category">state:published</field><field name="category.top">state:published</field><field name="allMeta">veröffentlicht</field><field name="allMeta">published</field><field name="allMeta">rosdok/id00001973</field><field name="allMeta">1002870046</field><field name="allMeta">MODS updated during RosDok migration in June 2021</field><field name="allMeta">Dissertation</field><field name="allMeta">Hochschulschrift</field><field name="allMeta">1041363109</field><field name="allMeta">Matthias</field><field name="allMeta">Hinkfoth</field><field name="allMeta">1982-</field><field name="allMeta">VerfasserIn</field><field name="allMeta">aut</field><field name="allMeta">Ein Beitrag zur Beschleunigung der inter-FPGA-Datenübertragung mittels asynchroner Pulslängenauswertung</field><field name="allMeta">de</field><field name="allMeta">136688640</field><field name="allMeta">Prof. Dr.-Ing. habil.</field><field name="allMeta">Ralf</field><field name="allMeta">Salomon</field><field name="allMeta">Universität Rostock, Fakultät für Informatik und Elektrotechnik</field><field name="allMeta">AkademischeR BetreuerIn</field><field name="allMeta">dgs</field><field name="allMeta">135759064</field><field name="allMeta">Prof. Dr.-Ing.</field><field name="allMeta">Michael</field><field name="allMeta">Hübner</field><field name="allMeta">Ruhr-Universität Bochum, Lehrstuhl für Eingebettete Systeme der Informationstechnik</field><field name="allMeta">AkademischeR BetreuerIn</field><field name="allMeta">dgs</field><field name="allMeta">Prof. Dr.</field><field name="allMeta">Michael</field><field name="allMeta">Kuhn</field><field name="allMeta">Hochschule Darmstadt, Fachbereich Elektrotechnik und Informationstechnik</field><field name="allMeta">AkademischeR BetreuerIn</field><field name="allMeta">dgs</field><field name="allMeta">10085032-7</field><field name="allMeta">Universität Rostock</field><field name="allMeta">Fakultät für Informatik und Elektrotechnik</field><field name="allMeta">Grad-verleihende Institution</field><field name="allMeta">dgg</field><field name="allMeta">10.18453/rosdok_id00001973</field><field name="allMeta">http://purl.uni-rostock.de/rosdok/id00001973</field><field name="allMeta">urn:nbn:de:gbv:28-diss2017-0137-3</field><field name="allMeta">620 Ingenieurwissenschaften und Maschinenbau</field><field name="allMeta">Fakultät für Informatik und Elektrotechnik</field><field name="allMeta">frei zugänglich (Open Access)</field><field name="allMeta">Lizenz Metadaten: CC0</field><field name="allMeta">Nutzungsrechte erteilt</field><field name="allMeta">alle Rechte vorbehalten</field><field name="allMeta">Universität Rostock</field><field name="allMeta">Rostock</field><field name="allMeta">2017</field><field name="allMeta">monographic</field><field name="allMeta">2017</field><field name="allMeta">2017</field><field name="allMeta">Universitätsbibliothek Rostock</field><field name="allMeta">Rostock</field><field name="allMeta">2017</field><field name="allMeta">2017</field><field name="allMeta">Bei der binären Datenübertragung stellt die begrenzte Bandbreite des Kabels ein grundsätzliches Problem dar. Zur Erhöhung der Datenrate stellt die vorliegende Arbeit eine neue Architektur für ein Datenübertragungssystem mittels Pulsweitenmodulation (PMW) vor. Die vollständig digitale Implementierung resultiert in einem geringen Schaltungsaufwand. Der Einsatz asynchroner Modulations-Hardware ermöglicht dennoch Datenraten oberhalb der theoretischen Möglichkeiten der Bit-seriellen Übertragung. Eine Kalibrierung passt die Modulationsparameter optimal an die Kanaleigenschaften an.</field><field name="allMeta">Pulsweitenmodulation</field><field name="allMeta">hochpräzise Zeitmessung</field><field name="allMeta">Hardware-Experiment</field><field name="allMeta">Universitätsbibliothek Rostock</field><field name="allMeta">http://purl.uni-rostock.de/rosdok/id00001973</field><field name="category">doctype:epub</field><field name="category.top">doctype:epub</field><field name="allMeta">Dokumenttyp</field><field name="allMeta">Document type</field><field name="category">doctype:epub.dissertation</field><field name="category.top">doctype:epub.dissertation</field><field name="allMeta">Dissertation</field><field name="allMeta">doctoral thesis</field><field name="allMeta">diniPublType:doctoralThesis diniPublType2022:PhDThesis XMetaDissPlusThesisLevel:thesis.doctoral</field><field name="allMeta">info:eu-repo/semantics/doctoralThesis</field><field name="allMeta">document</field><field name="category">natureOfContent:ppn_105825778</field><field name="category.top">natureOfContent:ppn_105825778</field><field name="allMeta">Hochschulschrift</field><field name="category">diniPublType2022:DoctoralThesis</field><field name="category.top">diniPublType2022:DoctoralThesis</field><field name="allMeta">Dissertation oder Habilitation</field><field name="allMeta">Doctoral thesis</field><field name="allMeta">DRIVER</field><field name="category">diniPublType2022:PhDThesis</field><field name="category.top">diniPublType2022:PhDThesis</field><field name="allMeta">Dissertation</field><field name="allMeta">PhD thesis</field><field name="allMeta">KDSF (Pu34)</field><field name="category">XMetaDissPlusThesisLevel:thesis.doctoral</field><field name="category.top">XMetaDissPlusThesisLevel:thesis.doctoral</field><field name="allMeta">Doktorarbeit</field><field name="allMeta">doctoral thesis</field><field name="category">rfc5646:de</field><field name="category.top">rfc5646:de</field><field name="allMeta">Deutsch</field><field name="allMeta">German</field><field name="allMeta">ger</field><field name="allMeta">deu</field><field name="category">SDNB:620</field><field name="category.top">SDNB:620</field><field name="allMeta">620 Ingenieurwissenschaften und Maschinenbau</field><field name="allMeta">620 Engineering &amp; allied operations</field><field name="allMeta">620 Ingenieurwissenschaften und&lt;br/&gt;&amp;nbsp;&amp;nbsp;&amp;nbsp;&amp;nbsp;&amp;nbsp;&amp;nbsp;&amp;nbsp;&amp;nbsp;Maschinenbau</field><field name="category">institution:unirostock</field><field name="category.top">institution:unirostock</field><field name="allMeta">Universität Rostock</field><field name="allMeta">University of Rostock</field><field name="allMeta">Universität Rostock</field><field name="allMeta">Universität Rostock</field><field name="allMeta">Uni.Rostock</field><field name="allMeta">http://d-nb.info/gnd/38329-6</field><field name="category">institution:unirostock.ief</field><field name="category.top">institution:unirostock.ief</field><field name="allMeta">Fakultät für Informatik und Elektrotechnik</field><field name="allMeta">Faculty of Computer Science and Electrical Engineering</field><field name="allMeta">Universität Rostock. Fakultät für Informatik und Elektrotechnik</field><field name="allMeta">Fakultät für Informatik&lt;br /&gt;und Elektrotechnik</field><field name="allMeta">Uni.Rostock.Fakultaet.IEF</field><field name="allMeta">http://d-nb.info/gnd/10085032-7</field><field name="category">accesscondition:openaccess</field><field name="category.top">accesscondition:openaccess</field><field name="allMeta">frei zugänglich (Open Access)</field><field name="allMeta">open access</field><field name="allMeta">http://purl.org/coar/access_right/c_abf2</field><field name="allMeta">OA</field><field name="allMeta">free</field><field name="allMeta">info:eu-repo/semantics/openAccess</field><field name="allMeta">[DE-28]Open Access$gControlled Vocabulary for Access Rights$uhttp://purl.org/coar/access_right/c_abf2</field><field name="category">licenseinfo:metadata</field><field name="category.top">licenseinfo:metadata</field><field name="allMeta">Lizenzen für Metadaten</field><field name="category">licenseinfo:metadata.cc0</field><field name="category.top">licenseinfo:metadata.cc0</field><field name="allMeta">Lizenz Metadaten: CC0</field><field name="allMeta">license metadata: CC0</field><field name="allMeta">/creativecommons/p/zero/1.0/88x31.png</field><field name="allMeta">https://creativecommons.org/publicdomain/zero/1.0/</field><field name="category">licenseinfo:deposit</field><field name="category.top">licenseinfo:deposit</field><field name="allMeta">Veröffentlichungsgenehmigung</field><field name="allMeta">permission to store</field><field name="category">licenseinfo:deposit.rightsgranted</field><field name="category.top">licenseinfo:deposit.rightsgranted</field><field name="allMeta">Nutzungsrechte erteilt</field><field name="allMeta">rights granted</field><field name="category">licenseinfo:work</field><field name="category.top">licenseinfo:work</field><field name="allMeta">Werk</field><field name="allMeta">work</field><field name="category">licenseinfo:work.rightsreserved</field><field name="category.top">licenseinfo:work.rightsreserved</field><field name="allMeta">alle Rechte vorbehalten</field><field name="allMeta">all rights reserved</field><field name="allMeta">/creativecommons/r/reserved/0.9/88x31.png</field><field name="allMeta">[DE-28]Urheberrechtsschutz 1.0$gRights Statements$uhttp://rightsstatements.org/vocab/InC/1.0/</field><field name="allMeta">http://rightsstatements.org/vocab/InC/1.0/</field><field name="allMeta">http://rightsstatements.org/vocab/InC/1.0/</field><field name="mods.title">Ein Beitrag zur Beschleunigung der inter-FPGA-Datenübertragung mittels asynchroner Pulslängenauswertung</field><field name="mods.title.main">Ein Beitrag zur Beschleunigung der inter-FPGA-Datenübertragung mittels asynchroner Pulslängenauswertung</field><field name="mods.title.subtitle"></field><field name="mods.nameIdentifier">gnd:1041363109</field><field name="mods.nameIdentifier">gnd:136688640</field><field name="mods.nameIdentifier">gnd:135759064</field><field name="mods.nameIdentifier">gnd:10085032-7</field><field name="mods.nameIdentifier.top">gnd:1041363109</field><field name="mods.nameIdentifier.top">gnd:136688640</field><field name="mods.nameIdentifier.top">gnd:135759064</field><field name="mods.nameIdentifier.top">gnd:10085032-7</field><doc><field name="id">rosdok_disshab_0000001795-d2191681e39</field><field name="mods.nameIdentifier">gnd:1041363109</field><field name="mods.name">Matthias Hinkfoth</field><field name="mods.name.top">Matthias Hinkfoth</field></doc><doc><field name="id">rosdok_disshab_0000001795-d2191681e60</field><field name="mods.nameIdentifier">gnd:136688640</field><field name="mods.name">Prof. Dr.-Ing. habil. Ralf Salomon</field><field name="mods.name.top">Prof. Dr.-Ing. habil. Ralf Salomon</field></doc><doc><field name="id">rosdok_disshab_0000001795-d2191681e75</field><field name="mods.nameIdentifier">gnd:135759064</field><field name="mods.name">Prof. Dr.-Ing. Michael Hübner</field><field name="mods.name.top">Prof. Dr.-Ing. Michael Hübner</field></doc><doc><field name="id">rosdok_disshab_0000001795-d2191681e90</field><field name="mods.name">Prof. Dr. Michael Kuhn</field><field name="mods.name.top">Prof. Dr. Michael Kuhn</field></doc><doc><field name="id">rosdok_disshab_0000001795-d2191681e104</field><field name="mods.nameIdentifier">gnd:10085032-7</field><field name="mods.name">Universität Rostock Fakultät für Informatik und Elektrotechnik</field><field name="mods.name.top">Universität Rostock Fakultät für Informatik und Elektrotechnik</field></doc><field name="mods.name">Matthias Hinkfoth</field><field name="mods.name">Prof. Dr.-Ing. habil. Ralf Salomon</field><field name="mods.name">Prof. Dr.-Ing. Michael Hübner</field><field name="mods.name">Prof. Dr. Michael Kuhn</field><field name="mods.name">Universität Rostock Fakultät für Informatik und Elektrotechnik</field><field name="mods.name.top">Matthias Hinkfoth</field><field name="mods.name.top">Prof. Dr.-Ing. habil. Ralf Salomon</field><field name="mods.name.top">Prof. Dr.-Ing. Michael Hübner</field><field name="mods.name.top">Prof. Dr. Michael Kuhn</field><field name="mods.name.top">Universität Rostock Fakultät für Informatik und Elektrotechnik</field><field name="mods.author">Matthias Hinkfoth</field><field name="mods.place">Rostock</field><field name="mods.publisher">Universität Rostock</field><field name="mods.genre">epub.dissertation</field><field name="mods.identifier">10.18453/rosdok_id00001973</field><field name="mods.identifier">http://purl.uni-rostock.de/rosdok/id00001973</field><field name="mods.identifier">urn:nbn:de:gbv:28-diss2017-0137-3</field><field name="mods.subject">Pulsweitenmodulation</field><field name="mods.subject">hochpräzise Zeitmessung</field><field name="mods.subject">Hardware-Experiment</field><field name="mods.abstract">Bei der binären Datenübertragung stellt die begrenzte Bandbreite des Kabels ein grundsätzliches Problem dar. Zur Erhöhung der Datenrate stellt die vorliegende Arbeit eine neue Architektur für ein Datenübertragungssystem mittels Pulsweitenmodulation (PMW) vor. Die vollständig digitale Implementierung resultiert in einem geringen Schaltungsaufwand. Der Einsatz asynchroner Modulations-Hardware ermöglicht dennoch Datenraten oberhalb der theoretischen Möglichkeiten der Bit-seriellen Übertragung.&#13;
Eine Kalibrierung passt die Modulationsparameter optimal an die Kanaleigenschaften an.</field><field name="mods.dateIssued">2017</field><field name="mods.yearIssued">2017</field><field name="mods.type">epub.dissertation</field><field name="search_result_link_text">1
        Dissertation_Hinkfoth_2017.pdf
        
        4163737
        f43e660dcfb992f132aa6b33be823ab5
      
    
  
  
    
      
        rosdok/id000019731002870046MODS updated during RosDok migration in June 2021DissertationHochschulschrift1041363109MatthiasHinkfoth1982-VerfasserInautEin Beitrag zur Beschleunigung der inter-FPGA-Datenübertragung mittels asynchroner Pulslängenauswertungde136688640Prof. Dr.-Ing. habil.RalfSalomonUniversität Rostock, Fakultät für Informatik und ElektrotechnikAkademischeR BetreuerIndgs135759064Prof. Dr.-Ing.MichaelHübnerRuhr-Universität Bochum, Lehrstuhl für Eingebettete Systeme der InformationstechnikAkademischeR BetreuerIndgsProf. Dr.MichaelKuhnHochschule Darmstadt, Fachbereich Elektrotechnik und InformationstechnikAkademischeR BetreuerIndgs10085032-7Universität RostockFakultät für Informatik und ElektrotechnikGrad-verleihende Institutiondgg10.18453/rosdok_id00001973http://purl.uni-rostock.de/rosdok/id00001973urn:nbn:de:gbv:28-diss2017-0137-3620 Ingenieurwissenschaften und MaschinenbauFakultät für Informatik und Elektrotechnikfrei zugänglich (Open Access)Lizenz Metadaten: CC0Nutzungsrechte erteiltalle Rechte vorbehaltenUniversität RostockRostock2017monographic20172017Universitätsbibliothek RostockRostock20172017Bei der binären Datenübertragung stellt die begrenzte Bandbreite des Kabels ein grundsätzliches Problem dar. Zur Erhöhung der Datenrate stellt die vorliegende Arbeit eine neue Architektur für ein Datenübertragungssystem mittels Pulsweitenmodulation (PMW) vor. Die vollständig digitale Implementierung resultiert in einem geringen Schaltungsaufwand. Der Einsatz asynchroner Modulations-Hardware ermöglicht dennoch Datenraten oberhalb der theoretischen Möglichkeiten der Bit-seriellen Übertragung.&#13;
Eine Kalibrierung passt die Modulationsparameter optimal an die Kanaleigenschaften an.Pulsweitenmodulationhochpräzise ZeitmessungHardware-ExperimentUniversitätsbibliothek Rostockhttp://purl.uni-rostock.de/rosdok/id00001973
      
    
  
  
    
      2017-10-26T09:33:53.397Z
      2023-08-08T10:08:20.997Z
      2023-08-18T10:08:21.001Z
    
    
      editorD
      {"identifier":"rosdok/id00001973","type":"local_id","additional":"","service":"MCRLocalID","created":"2018-06-30T13:31:45.758Z"}
      {"identifier":"http://purl.uni-rostock.de/rosdok/id00001973","type":"purl","additional":"","service":"RosDokPURL","created":"2018-06-30T13:31:45.939Z","registered":"2018-06-30T13:31:45.939Z"}
      {"identifier":"10.18453/rosdok_id00001973","type":"doi","additional":"","service":"RosDokDOI","created":"2018-06-30T13:31:47.205Z","registered":"2018-06-30T13:31:47.205Z"}
      {"identifier":"urn:nbn:de:gbv:28-diss2017-0137-3","type":"dnbUrn","additional":"","service":"RosDokURN","created":"2018-06-30T13:31:45.765Z","registered":"2017-11-08T03:17:34.140Z"}
      administrator</field><field name="derivateLabel">fulltext</field><field name="ir.pdffulltext_url">file/rosdok_disshab_0000001795/rosdok_derivate_0000037964/Dissertation_Hinkfoth_2017.pdf</field><field name="mods.title">Ein Beitrag zur Beschleunigung der inter-FPGA-Datenübertragung mittels asynchroner Pulslängenauswertung</field><field name="mods.title.main">Ein Beitrag zur Beschleunigung der inter-FPGA-Datenübertragung mittels asynchroner Pulslängenauswertung</field><field name="mods.title.subtitle"></field><field name="mods.nameIdentifier">gnd:1041363109</field><field name="mods.nameIdentifier">gnd:136688640</field><field name="mods.nameIdentifier">gnd:135759064</field><field name="mods.nameIdentifier">gnd:10085032-7</field><field name="mods.nameIdentifier.top">gnd:1041363109</field><field name="mods.nameIdentifier.top">gnd:136688640</field><field name="mods.nameIdentifier.top">gnd:135759064</field><field name="mods.nameIdentifier.top">gnd:10085032-7</field><doc><field name="id">rosdok_disshab_0000001795-d2191681e39</field><field name="mods.nameIdentifier">gnd:1041363109</field><field name="mods.name">Matthias Hinkfoth</field><field name="mods.name.top">Matthias Hinkfoth</field></doc><doc><field name="id">rosdok_disshab_0000001795-d2191681e60</field><field name="mods.nameIdentifier">gnd:136688640</field><field name="mods.name">Prof. Dr.-Ing. habil. Ralf Salomon</field><field name="mods.name.top">Prof. Dr.-Ing. habil. Ralf Salomon</field></doc><doc><field name="id">rosdok_disshab_0000001795-d2191681e75</field><field name="mods.nameIdentifier">gnd:135759064</field><field name="mods.name">Prof. Dr.-Ing. Michael Hübner</field><field name="mods.name.top">Prof. Dr.-Ing. Michael Hübner</field></doc><doc><field name="id">rosdok_disshab_0000001795-d2191681e90</field><field name="mods.name">Prof. Dr. Michael Kuhn</field><field name="mods.name.top">Prof. Dr. Michael Kuhn</field></doc><doc><field name="id">rosdok_disshab_0000001795-d2191681e104</field><field name="mods.nameIdentifier">gnd:10085032-7</field><field name="mods.name">Universität Rostock Fakultät für Informatik und Elektrotechnik</field><field name="mods.name.top">Universität Rostock Fakultät für Informatik und Elektrotechnik</field></doc><field name="mods.name">Matthias Hinkfoth</field><field name="mods.name">Prof. Dr.-Ing. habil. Ralf Salomon</field><field name="mods.name">Prof. Dr.-Ing. Michael Hübner</field><field name="mods.name">Prof. Dr. Michael Kuhn</field><field name="mods.name">Universität Rostock Fakultät für Informatik und Elektrotechnik</field><field name="mods.name.top">Matthias Hinkfoth</field><field name="mods.name.top">Prof. Dr.-Ing. habil. Ralf Salomon</field><field name="mods.name.top">Prof. Dr.-Ing. Michael Hübner</field><field name="mods.name.top">Prof. Dr. Michael Kuhn</field><field name="mods.name.top">Universität Rostock Fakultät für Informatik und Elektrotechnik</field><field name="mods.author">Matthias Hinkfoth</field><field name="mods.place">Rostock</field><field name="mods.publisher">Universität Rostock</field><field name="mods.genre">epub.dissertation</field><field name="mods.identifier">10.18453/rosdok_id00001973</field><field name="mods.identifier">http://purl.uni-rostock.de/rosdok/id00001973</field><field name="mods.identifier">urn:nbn:de:gbv:28-diss2017-0137-3</field><field name="mods.subject">Pulsweitenmodulation</field><field name="mods.subject">hochpräzise Zeitmessung</field><field name="mods.subject">Hardware-Experiment</field><field name="mods.abstract">Bei der binären Datenübertragung stellt die begrenzte Bandbreite des Kabels ein grundsätzliches Problem dar. Zur Erhöhung der Datenrate stellt die vorliegende Arbeit eine neue Architektur für ein Datenübertragungssystem mittels Pulsweitenmodulation (PMW) vor. Die vollständig digitale Implementierung resultiert in einem geringen Schaltungsaufwand. Der Einsatz asynchroner Modulations-Hardware ermöglicht dennoch Datenraten oberhalb der theoretischen Möglichkeiten der Bit-seriellen Übertragung.&#13;
Eine Kalibrierung passt die Modulationsparameter optimal an die Kanaleigenschaften an.</field><field name="mods.dateIssued">2017</field><field name="mods.yearIssued">2017</field><field name="ir.identifier">[xslt]Saxon</field><field name="recordIdentifier">rosdok/id00001973</field><field name="purl">https://purl.uni-rostock.de/rosdok/id00001973</field><field name="ppn">1002870046</field><field name="doi">10.18453/rosdok_id00001973</field><field name="urn">urn:nbn:de:gbv:28-diss2017-0137-3</field><field name="ir.creator.result">Matthias Hinkfoth</field><field name="ir.creator.sort">Hinkfoth Matthias</field><field name="ir.title.result">Ein Beitrag zur Beschleunigung der inter-FPGA-Datenübertragung mittels asynchroner Pulslängenauswertung</field><field name="ir.doctype.result">Dissertation</field><field name="ir.doctype_en.result">doctoral thesis</field><field name="ir.originInfo.result">Universität Rostock, 2017</field><field name="ir.abstract300.result">Bei der binären Datenübertragung stellt die begrenzte Bandbreite des Kabels ein grundsätzliches Problem dar. Zur Erhöhung der Datenrate stellt die vorliegende Arbeit eine neue Architektur für ein Datenübertragungssystem mittels Pulsweitenmodulation (PMW) vor. Die vollständig digitale Implementierung…</field><field name="ir.creator_all">Matthias Hinkfoth</field><field name="ir.title_all">Ein Beitrag zur Beschleunigung der inter-FPGA-Datenübertragung mittels asynchroner Pulslängenauswertung</field><field name="ir.location_all">Universitätsbibliothek Rostock</field><field name="ir.location_all">http://purl.uni-rostock.de/rosdok/id00001973</field><field name="ir.creator_all">1041363109</field><field name="ir.creator_all">Matthias</field><field name="ir.creator_all">Hinkfoth</field><field name="ir.creator_all">1982-</field><field name="ir.creator_all"></field><field name="ir.creator_all">VerfasserIn</field><field name="ir.creator_all">aut</field><field name="ir.creator_all">136688640</field><field name="ir.creator_all">Prof. Dr.-Ing. habil.</field><field name="ir.creator_all">Ralf</field><field name="ir.creator_all">Salomon</field><field name="ir.creator_all">Universität Rostock, Fakultät für Informatik und Elektrotechnik</field><field name="ir.creator_all"></field><field name="ir.creator_all">AkademischeR BetreuerIn</field><field name="ir.creator_all">dgs</field><field name="ir.creator_all">135759064</field><field name="ir.creator_all">Prof. Dr.-Ing.</field><field name="ir.creator_all">Michael</field><field name="ir.creator_all">Hübner</field><field name="ir.creator_all">Ruhr-Universität Bochum, Lehrstuhl für Eingebettete Systeme der Informationstechnik</field><field name="ir.creator_all"></field><field name="ir.creator_all">AkademischeR BetreuerIn</field><field name="ir.creator_all">dgs</field><field name="ir.creator_all">Prof. Dr.</field><field name="ir.creator_all">Michael</field><field name="ir.creator_all">Kuhn</field><field name="ir.creator_all">Hochschule Darmstadt, Fachbereich Elektrotechnik und Informationstechnik</field><field name="ir.creator_all"></field><field name="ir.creator_all">AkademischeR BetreuerIn</field><field name="ir.creator_all">dgs</field><field name="ir.creator_all">10085032-7</field><field name="ir.creator_all">Universität Rostock</field><field name="ir.creator_all">Fakultät für Informatik und Elektrotechnik</field><field name="ir.creator_all"></field><field name="ir.creator_all">Grad-verleihende Institution</field><field name="ir.creator_all">dgg</field><field name="ir.identifier">[doi]10.18453/rosdok_id00001973</field><field name="ir.identifier">[purl]http://purl.uni-rostock.de/rosdok/id00001973</field><field name="ir.identifier">[urn]urn:nbn:de:gbv:28-diss2017-0137-3</field><field name="ir.oai.setspec.open_access">open_access</field><field name="ir.pubyear_start">2017</field><field name="ir.pubyear_end">2017</field><field name="ir.epoch_class.facet">epoch:21th_century</field><field name="ir.language_class.facet">rfc5646:de</field><field name="ir.doctype_class.facet">doctype:epub.dissertation</field><field name="ir.accesscondition_class.facet">accesscondition:openaccess</field><field name="ir.sdnb_class.facet">SDNB:620</field><field name="ir.institution_class.facet">institution:unirostock.ief</field><field name="ir.state_class.facet">state:published</field></doc></add>